## Övningsuppgifter 2025-04-04

1. Du ska konstruera en heladderare innehållande tre insignaler A, B och C<sub>IN</sub> (carry in) samt två utsignaler S (sum) och C<sub>OUT</sub> (carry out). Summan av insignalerna ska tilldelas till utsignal S. Eftersom S bara utgörs av en bit kan det hända att vi får en carry-bit, som ska tilldelas till utsignal C<sub>OUT</sub>.

Man kan också tänka att utsignalerna tillsammans utgör ett 2-bitars tal, där C<sub>OUT</sub> utgör MSB (mest signifikant bit), vilket kan uttryckas i en ekvation såsom visas nedan:

$$\{C_{OUT}, S\} = A + B + C_{IN}$$

Därmed gäller att

$$\{C_{OUT}, S\} = \begin{cases} \{0,0\} \ om \ A+B+C_{IN} = 0 \\ \{0,1\} \ om \ A+B+C_{IN} = 1 \\ \{1,0\} \ om \ A+B+C_{IN} = 2 \\ \{1,1\} \ om \ A+B+C_{IN} = 3 \end{cases}$$

- a) Rita upp en sanningstabell för heladderaren. Härled sedan logiska ekvationer för heladderarens utsignaler S och Cout.
- b) Realisera grindnätet i CircuitVerse. Kontrollera att det fungerar korrekt.
- a) Implementera konstruktionen i VHDL via en modul döpt *full\_adder*. Välj FPGA-kort Terasic DE0 (enhet 5CEBA4F23C7). Toppmodulen ska ha samma namn som projektet.
- b) Skapa en testbänk döpt *full\_adder\_tb* och simulera samtliga åtta kombinationer 000 111 av insignalerna under 10 ns var. Den totala simuleringstiden ska alltså uppgå till 80 ns. Validera konstruktionen i ModelSim.
- c) Verifiera konstruktionen på ett FPGA-kort. Anslut insignaler A, B samt C<sub>IN</sub> till var sin slide-switch samt utsignaler S samt C<sub>OUT</sub> till var sin lysdiod, se databladet för PIN-nummer (finns <u>här</u>).